- AutorIn
- Silvio Misera
- Andre´ Sieber
- Titel
- Fehlerinjektionstechniken in SystemC-Beschreibungen mit Gate- und Switch-Level Verhalten
- Zitierfähige Url:
- https://nbn-resolving.org/urn:nbn:de:swb:ch1-200700865
- Quellenangabe
- Dresdner Arbeitstagung Schaltungs- und Systementwurf - Band 5
- Abstract (DE)
- Zur Beschreibung elektronischer Systeme hat SystemC inzwischen eine festen Platz in der Entwurfslandschaft gefunden. Ein wesentlicher Vorteil eines SystemC-Modells ist die bereits vorhandene Möglichkeit einer Simulation. Neben der rein funktionalen Simulation zur Entwurfsvalidierung ergeben sich für eine Simulation mit injizierten Fehlern zusätzliche Herausforderungen. In dieser Arbeit werden diverse Techniken zur Fehlerinjektion in SystemC vorgestellt. Einige vergleichende Experimente helfen diese Techniken zu bewerten. Anschließend werden einige Modelle präsentiert, die es gestatten, SystemC auch auf niederen Ebenen des Hardwareentwurfs einzusetzen. Mit den vorgeschlagenen Methoden eröffnet sich hiermit die Möglichkeit einer genauen Untersuchung zur Auswirkung von Hardwarefehlern in digitalen Schaltungen mit Hilfe von SystemC.
- Freie Schlagwörter
- Fehlerinjektion
- SystemC
- Untersuchung von Hardwarefehlern
- digitale Schaltungen
- Klassifikation (DDC)
- 004
- 500
- Normschlagwörter (GND)
- Spezifikation
- Systementwurf
- HerausgeberIn
- Prof. Dr. Wolfram Hardt
- Publizierende Institution
- Technische Universität Chemnitz, Chemnitz
- URN Qucosa
- urn:nbn:de:swb:ch1-200700865
- Veröffentlichungsdatum Qucosa
- 08.06.2007
- Dokumenttyp
- Konferenzbeitrag
- Sprache des Dokumentes
- Deutsch