- AutorIn
- C. Galke
- T. Koal
- H.T. Vierhaus
- Titel
- Möglichkeiten und Grebzen der automatischen SBST Generierung für einfache Prozessoren - Fallstudie des Testprozessors T5016tp
- Zitierfähige Url:
- https://nbn-resolving.org/urn:nbn:de:swb:ch1-200700884
- Quellenangabe
- Dresdner Arbeitstagung Schaltungs- und Systementwurf - Band 5
- Abstract (DE)
- Software-basierte Selbsttest (SBST) Konzepte für Prozessoren werden zunehmend interessant nicht nur durch die At-Speed Test Problematik. Auch bezüglich Stromaufnahme und Testzeit bietet dieses Testkonzept gegenüber dem Standard Verfahren wie etwa Scan-Test Vorteile. Als grundsätzlich problematisch ist die Erzeugung solcher software-basierten Testroutinen anzusehen, da bislang kein geeigneter einheitlicher Entwurfsprozess vorliegt. Deshalb wurde exemplarisch für einen einfachen 16-bit Prozessorkern sowohl eine manuelle rein funktional erstellte SBST und eine automatisch generierte auf Strukturinformationen basierende SBST untersucht um die Möglichkeiten und Grenzen eines solchen Ansatzes aufzuzeigen.
- Freie Schlagwörter
- Entwurf von Testroutinen
- Software-basierte Selbsttest (SBST)
- automatisch generierte SBST
- funktionale SBST
- Klassifikation (DDC)
- 004
- 500
- Normschlagwörter (GND)
- Prozessor
- Schaltungsentwurf
- HerausgeberIn
- Prof. Dr. Wolfram Hardt
- Publizierende Institution
- Technische Universität Chemnitz, Chemnitz
- URN Qucosa
- urn:nbn:de:swb:ch1-200700884
- Veröffentlichungsdatum Qucosa
- 08.06.2007
- Dokumenttyp
- Konferenzbeitrag
- Sprache des Dokumentes
- Deutsch