- AutorIn
- Stefan Scholze
- Matthias Ehrlich
- Rene´ Schüffny
- Titel
- Modellierung eines wafer-scale Systems für pulsgekoppelte neuronale Netze
- Zitierfähige Url:
- https://nbn-resolving.org/urn:nbn:de:swb:ch1-200700924
- Quellenangabe
- Dresdner Arbeitstagung Schaltungs- und Systementwurf - Band 5
- Abstract (DE)
- Beim Aufbau von konfigurierbaren wafer-scale Systemen für pulsgekoppelte neuronale Netze werden hohe Anforderungen an die Kommunikation zwischen einzelnen Komponenten gestellt. Zur Unterstützung des Hardwareentwurfs, aber auch um die parallele Entwicklung der Software zu ermöglichen, können Simulationsmodelle verwendet werden. Der Aufbau der Architektur und die Implementierung als SystemC-Modell werden beschrieben. Aus der Simulation sind Rückschlüsse auf die Architektur möglich, es ergeben sich aber auch Anforderungen an die zu entwickelnde Softwareumgebung.
- Freie Schlagwörter
- Kommunikation
- Simulationsmodell
- SystemC-Modell
- konfigurierbare wafer-scale Systeme
- Klassifikation (DDC)
- 004
- 500
- Normschlagwörter (GND)
- Hardwareentwurf
- Systementwurf
- HerausgeberIn
- Prof. Dr. Wolfram Hardt
- Publizierende Institution
- Technische Universität Chemnitz, Chemnitz
- URN Qucosa
- urn:nbn:de:swb:ch1-200700924
- Veröffentlichungsdatum Qucosa
- 08.06.2007
- Dokumenttyp
- Konferenzbeitrag
- Sprache des Dokumentes
- Deutsch